USB2.0摄像头微处理器硬件设计及外围电路分布
[09-12 17:57:40] 来源:http://www.88dzw.com 单片机学习 阅读:8707次
文章摘要:如需要添加新的VID和PID或传感器配置,则需用一个2-线串行EEPROM。图5是EEPROM的应用电路。ESCK引脚是用来选择EEPROM大小的。当EEPROM大于16k bit时则需要一个上拉电阻。当EEPROM小于或等于16k bit时则将ESCK下拉。当要支持一颗新的CMOS传感器芯片时,则需外挂一颗64k bit的EEPROM。EEPROM可帮助更改PID,但在没有EEPROM时,ESCK引脚可用来做PID的选择。3.3 传感器接口传感器接口有10根(10-bit)数据线。当传感器只有8根(8-bit)数据线被采用时,低两位数据线(CS_D1,CS_D0)应接成LOW的级别。在CS_
USB2.0摄像头微处理器硬件设计及外围电路分布,标签:单片机开发,单片机原理,单片机教程,http://www.88dzw.com如需要添加新的VID和PID或传感器配置,则需用一个2-线串行EEPROM。图5是EEPROM的应用电路。
ESCK引脚是用来选择EEPROM大小的。当EEPROM大于16k bit时则需要一个上拉电阻。当EEPROM小于或等于16k bit时则将ESCK下拉。当要支持一颗新的CMOS传感器芯片时,则需外挂一颗64k bit的EEPROM。
EEPROM可帮助更改PID,但在没有EEPROM时,ESCK引脚可用来做PID的选择。
3.3 传感器接口
传感器接口有10根(10-bit)数据线。当传感器只有8根(8-bit)数据线被采用时,低两位数据线(CS_D1,CS_D0)应接成LOW的级别。在CS_CLK和CS_PCLK pin脚处接一个电阻(推荐220hm)并将它们与DSP放置的越近越好以用来减少反射的信号。
CS_SCK和CS_SDA都被用做为opendrain,从内部上拉。CS_PWDB控制传感器的电源。当视频打开时,CS_PWDB从低设定转变为高设定以开启传感器的电源。当视频关闭后,CS_PWDB的运作则反转过来以关闭传感器的电源。在待机模式下,由于USB待机电流限制是500uA,所以CS_PWDB也可输出低级别的设定。
如果PIXCLK没有给芯片反馈,传感器也可以通过设置EEPROM来运行。
3.4 其它功能引脚
TEST引脚需要用一个47KOhm的电阻将其连接到地。GPIO_FLIP和PRIVACY在正常情况下应接成HIGH。如果GPIO_FLIP是LOW,图象会旋转180度。如果PRIVACY是LOW,图象会转黑。如果需要SNAPB功能,可接一个4.7KObm的电阻到I/OPower并接一个按钮到地,按下这个按钮即可拍静态图。GPIO_PWM是用来输出一个PWM信号的。
3.5 USB2.0 PCB排版指南
USB DP和DM的传送行程由高速(F/S)USB2.0的设计指导方针来确定。
USB DP和DM的差分线阻抗是90ohm±15%。
为将ESD免疫性最大化,工业设计需使USB连接处暴露的越少越好。
USB DP/DM的连线要宽于22 mil(1mil=25.4μm)并有7 mil间距。按要求在DP/DM连线下需要有一条持续的地线,同时DP/DMPCB的后面的地线是不能分开的,也不能有通孔。
需确保不相关的信号连线、电源及元件远离DP/DM的连线。一个通用的标准是保持最少35mils的距离。
将大的电容器保持在USB_5V电源连接口处。
退耦电容器需放置在最接近芯片处。
如有需要可将一块铁氧体放置在USB_5V处用来扩大ESD免疫性。如不需要可在板上放置0Ohm的阻抗。铁氧体必需是低DCR(<100mOhms)。如果是用mini-B型接口,则需将铁氧体放置在与芯片不同的板层。
《USB2.0摄像头微处理器硬件设计及外围电路分布》相关文章
- › 基于USB2.0的轨道电路信号车载采集与分析系统
- › USB2.0接口PC TV MicStickD参考设计
- › USB2.0设备控制器IP核的AHB接口技术
- › 基于USB2.0的高速图像传输系统设计
- › 基于USB2.0的红外数据传输系统的设计与实现
- › USB2.0摄像头微处理器硬件设计及外围电路分布
- 在百度中搜索相关文章:USB2.0摄像头微处理器硬件设计及外围电路分布
- 在谷歌中搜索相关文章:USB2.0摄像头微处理器硬件设计及外围电路分布
- 在soso中搜索相关文章:USB2.0摄像头微处理器硬件设计及外围电路分布
- 在搜狗中搜索相关文章:USB2.0摄像头微处理器硬件设计及外围电路分布