数字接收机中高性能ADC和射频器件的动态性能要求

[10-10 20:38:44]   来源:http://www.88dzw.com  其它电路   阅读:8123

文章摘要: 表2. MAX1211电特性ParameterConditionSymbolTyp ValueUnitsResolution N12BitsAnalog Input Range VID2VP-PDifferential Input Resistance RIN15kΩAC SpecificationsfCLK = 65Msps Thermal + Quantization Noise FloorAnalog input = -35dBFSNfloor69.3dBFSSignal-to-Noise Ratio Analog in = -0.2dBFSfIN = 32.

数字接收机中高性能ADC和射频器件的动态性能要求,标签:电路设计,http://www.88dzw.com

      表2. MAX1211电特性

Parameter Condition Symbol Typ Value Units Resolution   N 12 Bits Analog Input Range   VID 2 VP-P Differential Input Resistance   RIN 15 kΩ AC Specifications fCLK = 65Msps       Thermal + Quantization Noise Floor Analog input = -35dBFS Nfloor 69.3 dBFS Signal-to-Noise Ratio Analog in = -0.2dBFS fIN = 32.5MHz
fIN = 175MHz SNR 68.3
66.8 dB Spurious-Free Dynamic Range Analog in = -0.2dBFS fIN = 32.5MHz
fIN = 175MHz SFDR 82.4
79.7 dB Signal-to-Noise-and-Distortion Analog in = -2dBFS fIN = 32.5MHz
fIN = 175MHz SINAD 68.1
66.5 dB


      较之两次变频结构,一次变换器具有明显的优势。由于省去第二级下变频混频器、第二级中频增益电路以及第二级LO合成器,元件数量及电路板空间可减少约10%,节约成本$10至$20。

www.88dzw.com

不同结构的杂散考虑

如果需要进一步节省元件数、线路板空间,降低功耗及成本,可采用下面给出的一次变频结构。假定设计的cDMA2000接收机工作在PCS频段,采样速率为61.44MSPs,合成器基准频率为30.72MHz,第一中频的中心选在6阶Nyquist频段169MHz,带宽约为1.24MHz。对于DDS结构,采用相同的169MHz第一中频,第二中频的中心频率在46.08MHz的2阶Nyquist频段。

表3. 用于SDC和DDC架构的假设杂散特性 SDC DDC Parameter Value x x Receive band 1904.3800 to 1905.6200MHz x x CLOCk Frequency 61.44000MHz x x Max clock harmonIC 30 x x Synthesizer ref freq 30.7200MHz x x Max synthesizer harmonic 40 x x First injection LS 1736.0000MHz x x Max 1st LO harmonic 5 x x Receive image band 1566.3800 to 1567.6200MHz x x First IF band 168.3800 to 169.6200MHz   x Second injection LS 122.9200MHz   x Max 2nd LO harmonic 5   x 1st IF image band 76.2200 to 77.4600MHz   x Second IF band 45.4600 to 46.7000MHz
表3列出了采用单载波、一次下变频(SDC)和两次下频(DDC)结构时,在PCS频段上端附近的RF载波杂散搜索假定条件。对于SDC结构来说,杂散搜索可在RF接收频段、接收镜像频段、IF频段及IF镜像频段发现134个谐波成份,这些杂散信号大多数阶数较高,不会降低接收性能。对于DDC结构来说,杂散搜索会找出2400多个谐波成,这比SDC结构下找出的18倍还多,这些谐波分布在RF接收频段、接收镜像频段、第一级IF频段、第一级IF镜像频段、第二级IF频段和第二级IF镜像频段。对于源自高阶时钟谐波和合成器基准频率的杂散信号,可以通过在设计时仔细考虑电路板的布局或增加滤波来抑制,但是,对大量的阶数较低的杂散成份的抑制就比较困难。

Maxim的IF放大器:MAX2027 & MAX2055

Maxim也提供每级增量为1dB的数控增益、高性能IF放大器。MAX2027就是一种数控增益放大器(DVGA),采用单端输入/单端输出方式,可工作在50MHz至400MHz频率范围内,其最大增益时的噪声系数只有5dB。MAX2055则是单端输入/差分输出的DVGA,可在30MHz至300MHz频率范围内驱动高性能ADC。在MAX2055的差分输出和ADC差分输入之间可以采用一个升压变压器,变压器提供差分驱动,有利于输出信号之间的平衡。这两个DVGA工作在5V偏置,整个增益设置范围内具有+40dBm的OIP3。更详细的内容可参考Maxim网站上(www.maxim-ic.com.cn)的相关资料。

上一页  [1] [2] [3] [4] [5]  下一页


Tag:其它电路电路设计家电维修 - 单元电路介绍 - 其它电路